Параметры микросхемы К565РУ3Г, Расчет нагрузочной способности микросхемы К565РУ3Г, Организация работы микросхемы К555КП2 - Разработка блока динамического ОЗУ с мультиплексором кода адреса

Емкость, бит -16К x 1

Время цикла записи считывания - 370нс

Напряжение питания - 5В,12В,-12В

Потребляемая мощность: в режиме хранения - 40 мВт

В режиме обращения - 460мВт

Тип корпуса - ДИП;16;7.5

U вых низкого уровня мах 0.4B

U вых высокого уровня min 2.4B

I вых низкого уровня мах 4мА

I вых высокого уровня мах 2мА

Выходной ток утечки мах 10мкА

Входной ток утечки мах 10мкА

Входная емкость по входам WR/RD, RAS, CAS мах 10пФ

По входам A, DI мах 6 пФ

Выходная емкость мах 10 пФ

Максимальная емкость нагрузки 100 пФ

Расчет нагрузочной способности микросхемы К565РУ3Г

Характерным для ДБИС ЗУ, изготовляемых по МДП-технологии, является высокое входное омическое сопротивление. При определении числа Q ДБИС ЗУ, нагружаемых на ТТЛ-схему, учитывается в основном емкость входов микросхемы памяти.

СМАХ - максимальная емкость нагрузки ТТЛ-схемы

СI - емкость входа ДБИС ЗУ

Т. к. для К555КП2 емкость СMAX?150Пф, а для К565РУ3Г емкость СI? 6-10Пф, то Q?15-25.

Выход К565РУ3Г имеет собственную емкость СВЫХ=10пФ и работает на емкостную нагрузку до 100пФ. Поэтому по входу можно объединить до 10 микросхем памяти.

Организация работы микросхемы К555КП2

Мультиплексор К555КП2- это два мультиплексора 1.4 с общим дешефратором адреса канала и входами выбора (стробирующими входами) одного из мультиплексоров Е.0 и E.1.

Инверторы на входах Е.0 и Е.1 предназначены для развязки внутренних цепей от входных шин и обеспечивают помехоустойчивость схемы по входу.

Запрещена передача информации через мультиплексор, когда он находится в невыбранном состоянии (при этом выход находится в состоянии низкого уровня). Каждый из мультиплексоров имеет по четыре информационных входа и свои стробирующие входы Е.0 и Е1. Два аресных входа SED1 и SED2 управляют одновременно двумя мультиплексорами.

Код, который набран на адресных входах SED1 и SED2, разрешает работу только одного из информационных входов каждого мультиплексора. Сигнал с выбранного информационного входа появляется на выходе только при наличии на стробирующем входе Е низкого уровня.

Первая ступень мультиплексора выполнена на инверторах, вторая на логических элементах И-ИЛИ (без инверсии), использует стробирующие свойства функции И аргументов канала информации и адреса.

ИС К555КП2 включает входы управления с передачи при низком уровне напряжения на входе и с запретом передачи при высоком уровне напряжения на входе.

Похожие статьи




Параметры микросхемы К565РУ3Г, Расчет нагрузочной способности микросхемы К565РУ3Г, Организация работы микросхемы К555КП2 - Разработка блока динамического ОЗУ с мультиплексором кода адреса

Предыдущая | Следующая