Схемы ТТЛ _ транзисторно-транзисторной логики - Электроника и схемотехника аналоговых устройств

Разновидности схем ТТЛ

Также широко используются на практике разновидности схем ТТЛ:

А) схема ТТЛ с тремя состояниями выхода

Схемы базовых ТТЛ нельзя объединять по выходам из-за потребления большого тока от источника питания, а также, так как логически неопределен уровень выходного сигнала.

Но иногда (например, при разработке двунаправленных информационных шин) необходимо объединять выходы. Для этого служат ТТЛ с третьим (высокоимпедансным) состоянием выхода.

В базовую схему ТТЛ (см. рисунок 2.18) дополнительно включены резистор R5 и транзистор VТ4 (см. рисунок 2.22). При подаче на вход Z низкого уровня напряжения UZ = U0ВХ, VТ4 заперт и не влияет на работу ТТЛ. На выходе схемы в зависимости от входных сигналов будет 1 или 0.

При подаче на вход VТ4 высокого уровня UZ = U1ВХ транзистор VТ4 входит в насыщение. UК4 = 0. Это обеспечивает запирание VТ2 и VТ3. ТТЛ полностью отключается от нагрузки, т. е. не потребляет и не отдает ток. Это состояние не зависит от входных сигналов UА и UВ. Эти схемы можно объединять по выходам на одну общую нагрузку, и в любой момент времени нагрузка должна обслуживаться любым элементом, и остальные элементы должны находиться в третьем состоянии;

Б) схема ТТЛ с транзисторами Шоттки

Повысить быстродействие ТТЛ-схем можно, применив в схеме базового элемента вместо обычных транзисторов транзисторы Шоттки, работающие в активном режиме. Тем самым сокращается время переключения транзисторов схемы за счет исключения времени рассасывания носителей заряда в базе транзистора при их запирании. Логические микросхемы ТТЛ, выполненные на базе транзисторов Шоттки, называются микросхемами ТТЛШ;

В) схема ТТЛ с открытым коллектором

Схема ТТЛ с открытым коллектором предназначена для согласования логических схем с внешними исполнительными и индикаторными устройствами, например, светодиодными инди-каторами, лампочками накаливания, обмотками реле и т. д. Ее отличие от ранее рассмотренной заключается в выпол-нении выходного уси-лителя мощности по однотактной схеме без собственного нагрузоч-ного резистора.

Принципиальная элек-трическая схема такого элемента приведена на рисунке 2.23. В данном элементе также отсутствует цепь нелинейной коррекции. Это связано с тем, что элемент ставится на выходе логического устройства и к нему в меньшей степени предъяв-ляются требования кванто-вания сигнала. Обычно выходной транзистор VT2 схемы выполняется с большими допустимыми значениями коллекторного тока и напряжением, чем обычный элемент.

Для защиты МЭТ от опасных отрицательных входных перепадов напряжения в ТТЛ между эмиттерами и землей включаются дополнительные диоды (на рисунке 2.23 VD1 и VD2).

Похожие статьи




Схемы ТТЛ _ транзисторно-транзисторной логики - Электроника и схемотехника аналоговых устройств

Предыдущая | Следующая