Програмована матрична логіка - Інтегральні мікросхеми

Одне з важливих застосувань ВІС програмованої логіки - заміна ІС малого та середнього рівня інтеграції при реалізації так званої довільної логіки. У цих цілях логічна потужність ПЛМ часто використовується неповно. Це проявляється, зокрема, при відтворенні типових для практики систем логічних функцій, які не мають великих перетинів один з одним за однаковими термами. У таких випадках можливість використання виходів будь-яких кон'юнкторів будь-якими діз'юнкторами (як передбачено в ПЛМ) стає зайвим ускладненням. Відмова від цієї можливості означає відмову від програмування матриці АБО і призводить до структури ПМЛ (PAL, GAL).

В ПМЛ виходи елементів І (виходи першої матриці) жорстко розподілені між елементами АБО (входами матриці АБО). У зображеної ПМЛ м входів, п виходів і 4п елементів І, оскільки кожному елементу АБО додається по чотири кон'юнктора. В порівнянні з ПЛМ схеми ПМЛ мають меншу функціональну гнучкість, так як в них матриця АБО фіксована, але їх виготовлення і використання простіше. Переваги ПМЛ особливо проявляються при проектуванні нескладних пристроїв.

Підготовка задач до розв'язання на ПМЛ має багато спільного з підходом до розв'язання задач на ПЛМ, але є й відмінності. Для ПМЛ важливо зменшити число елементів І для кожного виходу, але якщо для ПЛМ прагнуть шукати представлення функції з найбільшим числом спільних термів, то для ПМЛ це не потрібно, оскільки елементи І фіксовані за своїм виходам і не можуть бути використані іншими виходами.

Похожие статьи




Програмована матрична логіка - Інтегральні мікросхеми

Предыдущая | Следующая